抗干擾石英撓性加速度計(jì)信號采樣系統(tǒng)及補(bǔ)償計(jì)算方法
基本信息
申請?zhí)?/td> | CN201910382997.4 | 申請日 | - |
公開(公告)號 | CN110174528B | 公開(公告)日 | 2021-07-27 |
申請公布號 | CN110174528B | 申請公布日 | 2021-07-27 |
分類號 | G01P21/00(2006.01)I | 分類 | 測量;測試; |
發(fā)明人 | 葉宏勝;羅定穩(wěn) | 申請(專利權(quán))人 | 保定開拓精密儀器制造有限責(zé)任公司 |
代理機(jī)構(gòu) | 北京志霖恒遠(yuǎn)知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 劉敏 |
地址 | 074004河北省保定市高碑店市白溝鎮(zhèn)新工業(yè)區(qū)CT機(jī)工業(yè)園區(qū) | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種抗干擾石英撓性加速度計(jì)信號采樣系統(tǒng),包括加速度計(jì),本發(fā)明還包括由I/V轉(zhuǎn)換模塊、前置放大模塊、開關(guān)模塊、差分放大模塊、AD轉(zhuǎn)換模塊和FPGA主控模塊組成的數(shù)據(jù)采集機(jī)構(gòu),加速度計(jì)依次經(jīng)I/V轉(zhuǎn)換模塊、前置放大模塊、開關(guān)模塊、差分放大模塊和AD轉(zhuǎn)換模塊與FPGA主控模塊相連,差分放大模塊的輸入端和FPGA主控模塊的輸入端均連接有基準(zhǔn)電壓輸出模塊,F(xiàn)PGA主控模塊的輸出端還經(jīng)補(bǔ)償反饋回路與差分放大模塊的輸入端相連,F(xiàn)PGA主控模塊還與開關(guān)模塊相連,開關(guān)模塊還與基準(zhǔn)電壓輸出模塊相連。本發(fā)明采用上述結(jié)構(gòu)的抗干擾石英撓性加速度計(jì)信號采樣系統(tǒng),通過增設(shè)補(bǔ)償回路,可對電路零位及標(biāo)度進(jìn)行有效補(bǔ)償,減少環(huán)境對測量結(jié)果的影響,增加抗干擾性。 |
