一種基于申威411處理器的密碼安全平臺(tái)主板

基本信息

申請(qǐng)?zhí)?/td> CN201921560017.7 申請(qǐng)日 -
公開(公告)號(hào) CN210294983U 公開(公告)日 2020-04-10
申請(qǐng)公布號(hào) CN210294983U 申請(qǐng)公布日 2020-04-10
分類號(hào) G06F1/18;G06F13/40;G06F21/60 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 徐志成;朱兆國;魏子鵬;桂超;肖偉鈞;曹黎敏 申請(qǐng)(專利權(quán))人 無錫航天江南數(shù)據(jù)系統(tǒng)科技有限公司
代理機(jī)構(gòu) 無錫睿升知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 無錫航天江南數(shù)據(jù)系統(tǒng)科技有限公司
地址 214000 江蘇省無錫市濱湖區(qū)楝澤路27-1號(hào)
法律狀態(tài) -

摘要

摘要 本實(shí)用新型涉及一種基于申威411處理器的密碼安全平臺(tái)主板,包括型號(hào)為SW411的CPU、PCI?E2.0 Switch控制器芯片、IO套片模塊、CPLD、嵌入式網(wǎng)絡(luò)管理芯片、PCIE串口擴(kuò)展卡和千兆網(wǎng)絡(luò)控制器芯片;CPU的第一PCI?E2.0接口與PCI?E2.0 Switch控制器芯片的第三PCI?E2.0接口相連接;PCI?E2.0 Switch控制器芯片的第四PCI?E2.0接口和第五PCI?E2.0接口與千兆網(wǎng)絡(luò)控制器芯片相連接;CPU的第二PCI?E2.0接口與IO套片模塊的第八PCI?E2.0接口相連接;IO套片模塊的第九PCI?E2.0接口連接PCIE串口擴(kuò)展卡;CPLD的第二XBUS接口和嵌入式網(wǎng)絡(luò)管理芯片的第三XBUS接口均與CPU的第一XBUS接口相連接。本實(shí)用新型接口豐富,適用范圍廣,安全性能強(qiáng)。