一種基于PCIe104接口的密碼卡

基本信息

申請(qǐng)?zhí)?/td> CN201821172165.7 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN208538118U 公開(kāi)(公告)日 2019-02-22
申請(qǐng)公布號(hào) CN208538118U 申請(qǐng)公布日 2019-02-22
分類(lèi)號(hào) G06F13/12;G06F13/40;G06F13/42 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 齊傳兵;魏子鵬;朱兆國(guó);周方;王艷婷;黃靜;李鵬德;肖偉鈞;朱劍;劉鋒婷;段若庭 申請(qǐng)(專(zhuān)利權(quán))人 無(wú)錫航天江南數(shù)據(jù)系統(tǒng)科技有限公司
代理機(jī)構(gòu) 北京中譽(yù)威圣知識(shí)產(chǎn)權(quán)代理有限公司 代理人 無(wú)錫航天江南數(shù)據(jù)系統(tǒng)科技有限公司
地址 214000 江蘇省無(wú)錫市濱湖區(qū)楝澤路27-1號(hào)
法律狀態(tài) -

摘要

摘要 本實(shí)用新型公開(kāi)了一種基于PCIe104接口的密碼卡。包括主處理器、存儲(chǔ)模塊、算法芯片模塊、PCIe104接口;所述主處理器包括FPGA模塊、CPLD模塊,所述FPGA模塊與CPLD模塊間、CPLD模塊與存儲(chǔ)模塊間分別通過(guò)高速總線進(jìn)行互連,所述FPGA模塊的通信信號(hào)輸入輸出端與PCIe104接口的通信信號(hào)輸出輸入端連接,所述算法芯片模塊通過(guò)數(shù)據(jù)總線與FPGA模塊連接,所述PCIe104接口與外部服務(wù)器通過(guò)扣板固定并用螺絲鎖固方式連接。本實(shí)用新型通過(guò)扣板及螺絲鎖固等方式與外部服務(wù)器連接,提高系統(tǒng)穩(wěn)定性,節(jié)省安裝空間。CPLD模塊將存儲(chǔ)模塊中數(shù)據(jù)調(diào)用處理后再跟FPGA通信,實(shí)現(xiàn)配置加速,降低了系統(tǒng)間延遲,提高了系統(tǒng)響應(yīng)速度。