基于Zynq的網(wǎng)絡(luò)密碼機及網(wǎng)絡(luò)數(shù)據(jù)加解密方法
基本信息
申請?zhí)?/td> | CN201910879393.0 | 申請日 | - |
公開(公告)號 | CN110602107B | 公開(公告)日 | 2021-12-28 |
申請公布號 | CN110602107B | 申請公布日 | 2021-12-28 |
分類號 | H04L29/06(2006.01)I | 分類 | 電通信技術(shù); |
發(fā)明人 | 秦剛;姜凱;王子彤;趙鑫鑫 | 申請(專利權(quán))人 | 山東浪潮數(shù)字能源科技有限公司 |
代理機構(gòu) | 濟南信達專利事務(wù)所有限公司 | 代理人 | 孫園園 |
地址 | 250100 山東省濟南市高新浪潮路1036號S02號樓 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種基于Zynq的網(wǎng)絡(luò)密碼機及網(wǎng)絡(luò)數(shù)據(jù)加解密方法,屬于網(wǎng)絡(luò)數(shù)據(jù)加密解密,要解決的技術(shù)問題為如何基于Zynq構(gòu)建更加靈活、便于排線的網(wǎng)絡(luò)密碼機。其SOC芯片的PS端用于接收網(wǎng)絡(luò)數(shù)據(jù)以及由上位機下發(fā)的密碼策略;SOC芯片的PL端用于為以太網(wǎng)幀中的報文數(shù)據(jù)匹配對應(yīng)的封裝格式并對報文數(shù)據(jù)進行封裝,并用于將密碼算法添加至封裝后的報文數(shù)據(jù)中;FPGA芯片用于從上位機接收基礎(chǔ)密鑰,以及從SOC芯片接收添加有密碼算法的封裝后的報文數(shù)據(jù),并用于根據(jù)密碼算法對報文數(shù)據(jù)進行加密或解密,并將加密或解密后的報文數(shù)據(jù)通過所述SOC芯片返回上位機。方法為通過基于Zynq的網(wǎng)絡(luò)密碼機對網(wǎng)絡(luò)數(shù)據(jù)進行加密或解密。 |
