一種64位并行多模式CRC碼生成電路的設(shè)計方法

基本信息

申請?zhí)?/td> CN201010118426.9 申請日 -
公開(公告)號 CN101783688A 公開(公告)日 2010-07-21
申請公布號 CN101783688A 申請公布日 2010-07-21
分類號 H03M13/15(2006.01)I 分類 基本電子電路;
發(fā)明人 何書專;林軍;李麗;潘紅兵 申請(專利權(quán))人 蘇州和邁微電子技術(shù)有限公司
代理機(jī)構(gòu) 南京蘇高專利商標(biāo)事務(wù)所(普通合伙) 代理人 蘇州和邁微電子技術(shù)有限公司
地址 215500 江蘇省常熟市東南開發(fā)區(qū)金都路8號
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種64位并行多協(xié)議CRC碼生成電路的設(shè)計方法,通過考察所兼容的校驗?zāi)J?,使用器件?fù)用技術(shù),降低器件的消耗;該電路在不增加硬件復(fù)雜度的前提下兼容CRC-32,CRC-16,及CRC-CCITT三種主流CRC模式,本發(fā)明通過全面統(tǒng)計模擬,針對3種CRC模式分別選取最優(yōu)的Wk×m′矩陣與Fs矩陣,降低硬件復(fù)雜度,矩陣運(yùn)算單元與附加邏輯單元實(shí)現(xiàn)k×64矩陣Wk×m′與64×1向量的快速相乘,信號路由器通過“動態(tài)連接技術(shù)”極大的減少延時并將器件消耗減至最小,反饋邏輯單元采用數(shù)據(jù)線再復(fù)用方式以較低的硬件代價快速有效的完成反饋操作;本發(fā)明具有數(shù)據(jù)吞吐量高,硬件復(fù)雜度低,易于實(shí)現(xiàn)等顯著特點(diǎn),廣泛適用于10Gbps-100Gbps的UWB,MPEG,Ethernet,ATM等多種應(yīng)用。