基于FPGA的參數(shù)化配置的SPI控制器及使用方法

基本信息

申請?zhí)?/td> CN202010343132.X 申請日 -
公開(公告)號 CN111522770B 公開(公告)日 2022-03-11
申請公布號 CN111522770B 申請公布日 2022-03-11
分類號 G06F13/42(2006.01)I 分類 計算;推算;計數(shù);
發(fā)明人 石韋偉;胥秋;冷立根;王飛;費德介;汪宗福;楊為華;孫南 申請(專利權(quán))人 成都匯蓉國科微系統(tǒng)技術(shù)有限公司
代理機構(gòu) 中國和平利用軍工技術(shù)協(xié)會專利中心 代理人 劉光德;彭霜
地址 610213四川省成都市天府新區(qū)華陽街道天府大道南段888號
法律狀態(tài) -

摘要

摘要 本發(fā)明提供一種基于FPGA的參數(shù)化配置的SPI控制器及使用方法,所述SPI控制器包括:主SPI控制模塊、從SPI控制模塊,所述主SPI控制模塊用于根據(jù)配置的主SPI的工作模式,在該工作模式的控制時序下,發(fā)出數(shù)據(jù)傳輸指令,并配置傳輸?shù)臄?shù)據(jù)的長度,確定從SPI控制模塊的數(shù)據(jù)傳輸時機;根據(jù)所述數(shù)據(jù)傳輸指令,對數(shù)據(jù)的收或發(fā)進行控制,對數(shù)據(jù)進行傳輸;所述從SPI控制模塊用于獲取主SPI的工作模式,并根據(jù)主SPI的工作模式配置從SPI的工作模式,確定傳輸?shù)臄?shù)據(jù)的長度,在到達所述數(shù)據(jù)傳輸時機時,根據(jù)所述數(shù)據(jù)傳輸指令,對數(shù)據(jù)的收或發(fā)進行控制,對數(shù)據(jù)進行傳輸。根據(jù)本發(fā)明的方案,實現(xiàn)參數(shù)化配置主、從SPI,簡化了主、從SPI的控制。