一種基于FPGA的密碼協(xié)處理器全自動(dòng)仿真驗(yàn)證方法
基本信息
申請(qǐng)?zhí)?/td> | CN201911314758.1 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN110991129A | 公開(kāi)(公告)日 | 2020-04-10 |
申請(qǐng)公布號(hào) | CN110991129A | 申請(qǐng)公布日 | 2020-04-10 |
分類號(hào) | G06F30/331 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 韓光;曾為民;李向宏;韓國(guó)榮;喬喬 | 申請(qǐng)(專利權(quán))人 | 山東華翼微電子技術(shù)股份有限公司 |
代理機(jī)構(gòu) | 濟(jì)南智本知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 山東華翼微電子技術(shù)股份有限公司 |
地址 | 250101 山東省濟(jì)南市高新區(qū)新濼大街1768號(hào)齊魯軟件園大廈B座B-302室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及一種基于FPGA的密碼協(xié)處理器全自動(dòng)仿真驗(yàn)證方法,通過(guò)預(yù)先生成的隨機(jī)數(shù)作為輸入,利用軟件和FPGA硬件電路平臺(tái)分別實(shí)現(xiàn)密碼協(xié)處理器的核心算法,計(jì)算的結(jié)果以文件為載體進(jìn)行比較,同時(shí)全程無(wú)需人工干預(yù),既提高了效率,縮短了時(shí)間,又能使算法達(dá)到足夠的計(jì)算量,確保功能正確性。 |
