冗余校準(zhǔn)的SAR-ADC電路和模數(shù)轉(zhuǎn)換器
基本信息
申請?zhí)?/td> | CN202210265165.6 | 申請日 | - |
公開(公告)號(hào) | CN114598324A | 公開(公告)日 | 2022-06-07 |
申請公布號(hào) | CN114598324A | 申請公布日 | 2022-06-07 |
分類號(hào) | H03M1/10;H03M1/46 | 分類 | 基本電子電路; |
發(fā)明人 | 何友軍 | 申請(專利權(quán))人 | 上海美仁半導(dǎo)體有限公司 |
代理機(jī)構(gòu) | 北京清亦華知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 單冠飛 |
地址 | 201600 上海市松江區(qū)九亭鎮(zhèn)中心路1158號(hào)21幢1303室-1 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請?zhí)岢隽艘环N冗余校準(zhǔn)的SAR?ADC電路和模數(shù)轉(zhuǎn)換器,冗余校準(zhǔn)的SAR?ADC電路設(shè)置在模數(shù)轉(zhuǎn)換器內(nèi),電路包括:二進(jìn)制電容陣列,二進(jìn)制電容陣列的第一端接入第一輸入信號(hào),第二端接入高參考電平,第三端接入低參考電平,第四端與比較器的負(fù)輸入端連接;開關(guān)控制模塊,開關(guān)控制模塊的輸入端與比較器的輸出端連接,第一控制端與二進(jìn)制電容陣列的第一控制信號(hào)輸入端連接,第二控制端與二進(jìn)制電容陣列的第二控制信號(hào)輸入端連接。抬高二進(jìn)制電容陣列在轉(zhuǎn)換階段輸出的數(shù)模轉(zhuǎn)換參考電壓,從而避免因參考電壓超出冗余校準(zhǔn)范圍而導(dǎo)致的誤差無法校準(zhǔn)的問題,以簡單易實(shí)現(xiàn)的電路結(jié)構(gòu)提高冗余校準(zhǔn)的效果。 |
