一種用于人工智能處理器芯片的功能驗證結構
基本信息
申請?zhí)?/td> | CN201910349837.X | 申請日 | - |
公開(公告)號 | CN110188389A | 公開(公告)日 | 2019-08-30 |
申請公布號 | CN110188389A | 申請公布日 | 2019-08-30 |
分類號 | G06F17/50 | 分類 | 計算;推算;計數; |
發(fā)明人 | 史佳歡;劉紅亮;王斌 | 申請(專利權)人 | 上海芷銳電子科技有限公司 |
代理機構 | 南京鐘山專利代理有限公司 | 代理人 | 上海芷銳電子科技有限公司 |
地址 | 201203 上海市浦東新區(qū)自由貿易試驗區(qū)亮秀路112號A座202、203室 | ||
法律狀態(tài) | - |
摘要
摘要 | 一種用于人工智能處理器芯片的功能驗證結構,包括向量偵聽器、域雙工收發(fā)器、向量比較器、接口格式化模式。接口格式化模式經腳本語言處理后自動生成向量包、向量偵聽器,并自動將向量偵聽器集成到功能驗證結構中;向量偵聽器收集人工智能處理器功能模塊的輸入輸出接口向量包;域雙工收發(fā)器將處理器功能模塊的輸入接口向量包送入人工智能軟件模型控制域,并將處理結果返回向量比較器;向量比較器對處理器功能模塊的輸出向量包和人工智能軟件模型控制域處理后的輸出向量包進行比較判決。本發(fā)明降低了人工智能軟硬件協同開發(fā)的復雜度,提高了人工智能處理器芯片的開發(fā)效率,顯著的縮短了人工智能處理器芯片功能驗證的收斂周期和芯片研發(fā)周期。 |
