一種分塊計算CRC以提高時鐘頻率的裝置和方法
基本信息
申請?zhí)?/td> | CN201610075572.5 | 申請日 | - |
公開(公告)號 | CN105721107B | 公開(公告)日 | 2019-03-22 |
申請公布號 | CN105721107B | 申請公布日 | 2019-03-22 |
分類號 | H04L1/00(2006.01)I | 分類 | 電通信技術(shù); |
發(fā)明人 | 匡啟成 | 申請(專利權(quán))人 | 華信塞姆(成都)科技有限公司 |
代理機構(gòu) | 成都君合集專利代理事務(wù)所(普通合伙) | 代理人 | 華信塞姆(成都)科技有限公司 |
地址 | 610041 四川省成都市高新區(qū)天華一路99號天府軟件園B區(qū)8棟 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種分塊計算CRC以提高時鐘頻率的裝置和方法,包括輸出CRC計算模塊、前次CRC計算模塊、輸入數(shù)據(jù)計算模塊、異或模塊1及CRC移位寄存器,前次CRC計算模塊與輸入數(shù)據(jù)計算模塊通過異或模塊1與CRC移位寄存器相連接,CRC移位寄存器與輸出CRC計算模塊相連接;輸入數(shù)據(jù)計算模塊還直接與輸出CRC計算模塊相連接;輸入數(shù)據(jù)通過輸入數(shù)據(jù)計算模塊采用分塊計算的方式進行計算,得到數(shù)據(jù)子塊的CRC值,而后將該數(shù)據(jù)子塊的CRC值輸入到異或模塊1內(nèi);能夠解決超高速率的基于包處理應(yīng)用中CRC計算電路時鐘性能瓶頸,分塊模塊間的時序路徑通過加寄存器予以切斷,從而提高了整個電路的時序性能。 |
