一種基于FPGA的數(shù)據(jù)采集系統(tǒng)
基本信息
申請(qǐng)?zhí)?/td> | CN201911391088.3 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN113126525A | 公開(公告)日 | 2021-07-16 |
申請(qǐng)公布號(hào) | CN113126525A | 申請(qǐng)公布日 | 2021-07-16 |
分類號(hào) | G05B19/042(2006.01)I | 分類 | 控制;調(diào)節(jié); |
發(fā)明人 | 劉升;王一凡 | 申請(qǐng)(專利權(quán))人 | 西安奇維科技有限公司 |
代理機(jī)構(gòu) | 西安億諾專利代理有限公司 | 代理人 | 康凱 |
地址 | 710077陜西省西安市高新區(qū)興隆街辦西太路526號(hào)信息產(chǎn)業(yè)園二期4號(hào)樓A5-01 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及數(shù)據(jù)采集領(lǐng)域,具體涉及一種基于FPGA的數(shù)據(jù)采集系統(tǒng);包括數(shù)據(jù)采集模塊、數(shù)據(jù)處理模塊、傳輸模塊及電源模塊,所述電源模塊分別與數(shù)據(jù)采集模塊、數(shù)據(jù)處理模塊及傳輸模塊相連,數(shù)據(jù)采集模塊與數(shù)據(jù)處理模塊相連,數(shù)據(jù)處理模塊與傳輸模塊相連,本發(fā)明采用相連的模塊,大大提高了數(shù)據(jù)采集系統(tǒng)的性能,提高了處理速度;采用FPGA處理器可實(shí)現(xiàn)大部分?jǐn)?shù)字系統(tǒng)設(shè)計(jì),不僅布局靈活還能減少成本,而且減少了外圍電路布局的復(fù)雜程度,增強(qiáng)了系統(tǒng)的穩(wěn)定性和信號(hào)采集準(zhǔn)確度。 |
