USB輸出電路

基本信息

申請(qǐng)?zhí)?/td> CN201410444408.8 申請(qǐng)日 -
公開(公告)號(hào) CN104242905B 公開(公告)日 2017-06-06
申請(qǐng)公布號(hào) CN104242905B 申請(qǐng)公布日 2017-06-06
分類號(hào) H03K19/0175(2006.01)I 分類 基本電子電路;
發(fā)明人 彭進(jìn)忠;戴頡;莊志青;職春星 申請(qǐng)(專利權(quán))人 中芯國(guó)際控股有限公司
代理機(jī)構(gòu) 無(wú)錫互維知識(shí)產(chǎn)權(quán)代理有限公司 代理人 龐聰雅;戴薇
地址 201203 上海市浦東新區(qū)張江高科技園區(qū)金蝶軟件園晨暉路88號(hào)1幢409室
法律狀態(tài) -

摘要

摘要 本發(fā)明提供一種USB輸出電路,其包括延時(shí)模塊和輸出模塊。所述輸出模塊包括N個(gè)輸出單元,每個(gè)輸出單元均包括有串聯(lián)于電源端與接地端之間的PMOS晶體管和NMOS晶體管。每個(gè)輸出單元的NMOS晶體管的柵極作為該輸出單元的第一控制端,PMOS晶體管的柵極作為該輸出單元的第二控制端。所述延時(shí)模塊用于將其第一輸入端和第二輸入端接收的兩路數(shù)據(jù)信號(hào)進(jìn)行分級(jí)延時(shí),以輸出N級(jí)驅(qū)動(dòng)信號(hào),每級(jí)驅(qū)動(dòng)信號(hào)中的第一驅(qū)動(dòng)信號(hào)和第二驅(qū)動(dòng)信號(hào)分別被提供給與該級(jí)驅(qū)動(dòng)信號(hào)對(duì)應(yīng)的一個(gè)輸出單元的第一控制端和第二控制端,N為大于等于2的自然數(shù)。這樣,每級(jí)驅(qū)動(dòng)信號(hào)的上升沿/下降沿變得較快,從而提高了電路的抗噪聲性能,同時(shí)還可以控制USB輸出信號(hào)的上升沿/下降沿的時(shí)間。