占空比偏差補(bǔ)償電路、方法及芯片

基本信息

申請?zhí)?/td> CN201811481472.8 申請日 -
公開(公告)號 CN111273726B 公開(公告)日 2021-06-29
申請公布號 CN111273726B 申請公布日 2021-06-29
分類號 G06F1/06(2006.01)I;H03K5/156(2006.01)I 分類 計算;推算;計數(shù);
發(fā)明人 胡均浩;唐平;葛維;李振中;石玲寧 申請(專利權(quán))人 銳迪科(重慶)微電子科技有限公司
代理機(jī)構(gòu) 北京林達(dá)劉知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 劉新宇
地址 401336重慶市南岸區(qū)玉馬路8號B棟
法律狀態(tài) -

摘要

摘要 本公開涉及占空比偏差補(bǔ)償電路、方法及芯片。占空比偏差補(bǔ)償電路設(shè)置于芯片中,所述電路包括:偏差方向和偏差值檢測電路,配置為檢測所述芯片的待輸出信號的占空比的偏差方向和偏差值;偏差補(bǔ)償電路,配置為根據(jù)所述的偏差方向和偏差值對輸入所述占空比偏差補(bǔ)償電路的所述待輸出信號進(jìn)行偏差補(bǔ)償,輸出偏差補(bǔ)償后的信號。能夠?qū)π酒拇敵鲂盘柕恼伎毡绕钸M(jìn)行補(bǔ)償,糾正占空比偏差,有效避免級聯(lián)芯片中占空比偏差的累積,保證了系統(tǒng)的可靠性。