占空比偏差補(bǔ)償電路、方法及芯片

基本信息

申請(qǐng)?zhí)?/td> CN201811481472.8 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN111273726A 公開(kāi)(公告)日 2021-06-29
申請(qǐng)公布號(hào) CN111273726A 申請(qǐng)公布日 2021-06-29
分類號(hào) G06F1/06;H03K5/156 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 胡均浩;唐平;葛維;李振中;石玲寧 申請(qǐng)(專利權(quán))人 銳迪科(重慶)微電子科技有限公司
代理機(jī)構(gòu) 北京林達(dá)劉知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 劉新宇
地址 401336 重慶市南岸區(qū)玉馬路8號(hào)B棟
法律狀態(tài) -

摘要

摘要 本公開(kāi)涉及占空比偏差補(bǔ)償電路、方法及芯片。占空比偏差補(bǔ)償電路設(shè)置于芯片中,所述電路包括:偏差方向和偏差值檢測(cè)電路,配置為檢測(cè)所述芯片的待輸出信號(hào)的占空比的偏差方向和偏差值;偏差補(bǔ)償電路,配置為根據(jù)所述的偏差方向和偏差值對(duì)輸入所述占空比偏差補(bǔ)償電路的所述待輸出信號(hào)進(jìn)行偏差補(bǔ)償,輸出偏差補(bǔ)償后的信號(hào)。能夠?qū)π酒拇敵鲂盘?hào)的占空比偏差進(jìn)行補(bǔ)償,糾正占空比偏差,有效避免級(jí)聯(lián)芯片中占空比偏差的累積,保證了系統(tǒng)的可靠性。