一種高速低功耗的雙尾電流動(dòng)態(tài)比較器電路
基本信息
申請(qǐng)?zhí)?/td> | CN202110943715.0 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN113472327A | 公開(公告)日 | 2021-10-01 |
申請(qǐng)公布號(hào) | CN113472327A | 申請(qǐng)公布日 | 2021-10-01 |
分類號(hào) | H03K5/24(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 彭春雨;張世闖;朱志國;呂盼稂;藺智挺;吳秀龍;陳軍寧 | 申請(qǐng)(專利權(quán))人 | 合肥市微電子研究院有限公司 |
代理機(jī)構(gòu) | 北京凱特來知識(shí)產(chǎn)權(quán)代理有限公司 | 代理人 | 鄭立明;陳亮 |
地址 | 230601安徽省合肥市經(jīng)濟(jì)開發(fā)區(qū)九龍路111號(hào) | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種高速低功耗的雙尾電流動(dòng)態(tài)比較器電路,包括由兩個(gè)反相器構(gòu)成的BUFFER電路,由預(yù)放大電路和鎖存器結(jié)構(gòu)組成的比較器電路,從輸入端輸入時(shí)鐘信號(hào)CLK1,能夠在BUFFER電路的輸出端得到一個(gè)相對(duì)于CLK1略有延遲的時(shí)鐘信號(hào)CLK2;通過控制預(yù)放大電路中NMOS晶體管M1和M2的通斷,使NMOS晶體管M1和M2具有接收輸入信號(hào)和阻斷靜態(tài)電流通路的功能;在鎖存階段,通過鎖存結(jié)構(gòu)將鎖存輸出端OUT+和OUT?鎖存在相應(yīng)的狀態(tài),以此實(shí)現(xiàn)快速鎖存功能。該電路利用類似于反相器的結(jié)構(gòu)控制傳給預(yù)放大器輸入端的信號(hào),進(jìn)而控制靜態(tài)電流通路的通斷,降低了鎖存階段的功耗。 |
