用于產(chǎn)生輸出時(shí)鐘信號的電路和接收機(jī)
基本信息
申請?zhí)?/td> | CN202220193663.X | 申請日 | - |
公開(公告)號 | CN216851922U | 公開(公告)日 | 2022-06-28 |
申請公布號 | CN216851922U | 申請公布日 | 2022-06-28 |
分類號 | H03K3/02(2006.01)I;H04B1/10(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 黃金煌 | 申請(專利權(quán))人 | 北京紫光青藤微系統(tǒng)有限公司 |
代理機(jī)構(gòu) | 北京康盛知識產(chǎn)權(quán)代理有限公司 | 代理人 | - |
地址 | 100000北京市海淀區(qū)王莊路1號清華同方科技大廈D座15層1511-05號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請涉及集成電路技術(shù)領(lǐng)域,公開一種用于產(chǎn)生輸出時(shí)鐘信號的電路。通過時(shí)鐘產(chǎn)生電路提供反相時(shí)鐘信號,第一延遲鎖存器提供第一延遲時(shí)鐘信號,第二延遲鎖存器提供第二延遲時(shí)鐘信號,第三延遲鎖存器提供第三延遲時(shí)鐘信號,第四延遲鎖存器提供第四延遲時(shí)鐘信號,然后邏輯門電路根據(jù)反相時(shí)鐘信號和各延遲時(shí)鐘信號生成四相輸出時(shí)鐘信號。本公開實(shí)施例利用各延遲鎖存器生成各延遲時(shí)鐘信號,再根據(jù)反相時(shí)鐘信號和各延遲時(shí)鐘信號生成四相輸出時(shí)鐘信號,由于在生成各延遲時(shí)鐘信號的過程中避免了電阻器件和電容器件,從而降低了四相輸出時(shí)鐘信號的相位噪聲。本申請還公開一種接收機(jī)。 |
