一種FEC編解碼模塊

基本信息

申請(qǐng)?zhí)?/td> CN202110639106.6 申請(qǐng)日 -
公開(公告)號(hào) CN113395137A 公開(公告)日 2021-09-14
申請(qǐng)公布號(hào) CN113395137A 申請(qǐng)公布日 2021-09-14
分類號(hào) H04L1/00(2006.01)I 分類 電通信技術(shù);
發(fā)明人 朱選勝;包生輝;邊慧;高賽;邢心潤(rùn) 申請(qǐng)(專利權(quán))人 龍迅半導(dǎo)體(合肥)股份有限公司
代理機(jī)構(gòu) 北京集佳知識(shí)產(chǎn)權(quán)代理有限公司 代理人 駱宗力
地址 230601安徽省合肥市經(jīng)濟(jì)技術(shù)開發(fā)區(qū)宿松路3963號(hào)智能裝備科技園B3棟
法律狀態(tài) -

摘要

摘要 本申請(qǐng)?zhí)峁┮环NFEC編解碼模塊,通過(guò)編碼模塊在每條傳輸鏈路的數(shù)據(jù)碼流中增加一些碼元(前向糾錯(cuò)碼的碼字)使其在接受端能夠進(jìn)行準(zhǔn)確的判錯(cuò)并自動(dòng)完成糾錯(cuò)。為了防止某條數(shù)據(jù)鏈路在傳輸過(guò)程中遇到連續(xù)性突發(fā)錯(cuò)誤,設(shè)計(jì)過(guò)程中對(duì)多鏈路數(shù)據(jù)進(jìn)行交織處理,更大程度的利用FEC的糾錯(cuò)能力,以提高系統(tǒng)的數(shù)據(jù)傳輸效率和抗干擾能力。