基于D觸發(fā)器亞穩(wěn)態(tài)特性的真隨機(jī)數(shù)生成裝置

基本信息

申請(qǐng)?zhí)?/td> CN201811203996.0 申請(qǐng)日 -
公開(公告)號(hào) CN109558111A 公開(公告)日 2019-04-02
申請(qǐng)公布號(hào) CN109558111A 申請(qǐng)公布日 2019-04-02
分類號(hào) G06F7/58(2006.01)I 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 林桐; 楊柱; 鄭偉; 王茵; 戴春泉 申請(qǐng)(專利權(quán))人 北京理工雷科空天信息技術(shù)有限公司
代理機(jī)構(gòu) 北京理工大學(xué)專利中心 代理人 北京理工雷科雷達(dá)技術(shù)研究院有限公司
地址 100081 北京市海淀區(qū)西三環(huán)北路甲2號(hào)院5號(hào)樓5層
法律狀態(tài) -

摘要

摘要 本發(fā)明提供一種基于D觸發(fā)器亞穩(wěn)態(tài)特性的真隨機(jī)數(shù)生成裝置和方法,能夠在FPGA或芯片中只依靠數(shù)字電路即可產(chǎn)生真隨機(jī)數(shù)。本發(fā)明的一種基于D觸發(fā)器亞穩(wěn)態(tài)特性的真隨機(jī)數(shù)生成裝置,包括數(shù)據(jù)輸入模塊、組合邏輯模塊和同步輸出模塊,其中數(shù)據(jù)輸入模塊包括兩組數(shù)據(jù)選擇器和四組寄存器,每?jī)山M寄存器對(duì)應(yīng)連接一組數(shù)據(jù)選擇器;組合邏輯模塊包括移位器、選擇器、加法器、異或門,其中移位器、選擇器、加法器、異或門依次順序連接。