一種基帶控制系統(tǒng)
基本信息
申請?zhí)?/td> | CN201821034961.4 | 申請日 | - |
公開(公告)號 | CN208401881U | 公開(公告)日 | 2019-01-18 |
申請公布號 | CN208401881U | 申請公布日 | 2019-01-18 |
分類號 | H04L25/02 | 分類 | 電通信技術(shù); |
發(fā)明人 | 賈凌;羅志剛 | 申請(專利權(quán))人 | 成都吉緯科技有限公司 |
代理機(jī)構(gòu) | 成都君合集專利代理事務(wù)所(普通合伙) | 代理人 | 成都吉緯科技有限公司 |
地址 | 610000 四川省成都市自由貿(mào)易試驗(yàn)區(qū)成都高新區(qū)天府五街200號4號樓A區(qū)12樓 | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型公開了一種基帶控制系統(tǒng),其特征在于:包括ZYNQ芯片、FPGA芯片、QSPI、EMMC、DDR3L、數(shù)模轉(zhuǎn)換器、高速數(shù)模轉(zhuǎn)換器、高速模數(shù)轉(zhuǎn)換器,QSPI的大小為128Mbit,EMMC的大小為8GB,所述DDR3L的大小為8Gb+1Gb,所述數(shù)模轉(zhuǎn)換器為AD5682、高速數(shù)模轉(zhuǎn)換器為AD9163、高速模數(shù)轉(zhuǎn)換器為AD6688;所述FPGA芯片、QSPI、EMMC、DDR3L、AD5682、AD6688、AD9163分別與ZYNQ芯片連接。本實(shí)用新型的ZYNQ芯片與FPGA芯片之間采用4組MGT高速串行總線進(jìn)行通信,可實(shí)現(xiàn)最大40GSps的數(shù)據(jù)吞吐,并且搭載最高采樣率3Gbps雙通道14bits的AD6688,可實(shí)現(xiàn)中心頻率800MHz、帶寬1GHz的信號采樣;搭載最高12GSps數(shù)據(jù)更新率的AD9163,可實(shí)現(xiàn)3.2GHz0.5GHz的中頻信號輸出。 |
