基于RISC-V架構(gòu)的矩陣卷積計(jì)算方法、接口、協(xié)處理器及系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN201910125953.3 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN109857460B 公開(kāi)(公告)日 2021-09-21
申請(qǐng)公布號(hào) CN109857460B 申請(qǐng)公布日 2021-09-21
分類(lèi)號(hào) G06F9/30(2006.01)I;G06F9/38(2006.01)I;G06N3/04(2006.01)I;G06F13/16(2006.01)I 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 郭玉石;黃駿;周曉軍;李朔;姜愛(ài)鵬;陶琦;李驪;王行;盛贊;楊淼 申請(qǐng)(專(zhuān)利權(quán))人 南京華捷艾米軟件科技有限公司
代理機(jī)構(gòu) - 代理人 -
地址 210012江蘇省南京市雨花臺(tái)區(qū)軟件大道118號(hào)新華匯B3棟8樓
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一套基于RISC?V指令集架構(gòu)的用于矩陣卷積計(jì)算的指令、接口和協(xié)處理器的方法、系統(tǒng)完整機(jī)制,將傳統(tǒng)的矩陣卷積計(jì)算以軟硬件結(jié)合的方式高效實(shí)現(xiàn),利用RISC?V指令集的擴(kuò)展性,通過(guò)設(shè)計(jì)少量的指令和專(zhuān)用的卷積計(jì)算單元(即協(xié)處理器),減少矩陣卷積計(jì)算指令的訪(fǎng)存次數(shù)和執(zhí)行周期,降低了應(yīng)用層軟件計(jì)算的復(fù)雜度、提高了大型矩陣卷積計(jì)算的效率、提升矩陣卷積的計(jì)算速度,也利于上層開(kāi)發(fā)人員靈活調(diào)用,簡(jiǎn)化編碼設(shè)計(jì)。同時(shí),利用RISC?V指令集設(shè)計(jì)的處理器,在功耗、體積和靈活性方面相對(duì)ARM,X86等架構(gòu)也有巨大優(yōu)勢(shì),能夠適應(yīng)不同的應(yīng)用場(chǎng)景,在人工智能領(lǐng)域有著廣闊前景。