一種基于FPGA的可變符號抽樣率升余弦濾波器

基本信息

申請?zhí)?/td> CN201921935919.4 申請日 -
公開(公告)號 CN210724714U 公開(公告)日 2020-06-09
申請公布號 CN210724714U 申請公布日 2020-06-09
分類號 H03H17/02(2006.01)I 分類 基本電子電路;
發(fā)明人 舒勇 申請(專利權(quán))人 成都微泰科技有限公司
代理機(jī)構(gòu) 成都立新致創(chuàng)知識產(chǎn)權(quán)代理事務(wù)所(特殊普通合伙) 代理人 成都微泰科技有限公司
地址 610000四川省成都市高新區(qū)天府大道中段801號B區(qū)3棟5層502號
法律狀態(tài) -

摘要

摘要 本實(shí)用新型涉及一種基于FPGA的可變符號抽樣率升余弦濾波器,包括L+1個(gè)高速采樣模塊和L個(gè)地址計(jì)算模塊,且滿足N=KL,其中K為每個(gè)符號抽樣點(diǎn)數(shù),L表示濾波器截?cái)鄷r(shí)間長度為L個(gè)符號,濾波器系數(shù)個(gè)數(shù)為N+1;L+1個(gè)高速采樣模塊依次延遲一個(gè)時(shí)鐘周期進(jìn)行采樣,高速采樣模塊的輸出端各連接至乘法器,乘法器的輸出端連接至加法器,加法器將并行輸入的L+1路信號進(jìn)行相加運(yùn)算,用于輸出升余弦濾波信號;還包括L個(gè)ROM存儲器,ROM存儲器用于存儲升余弦濾波器系數(shù)h(n),n=0,1,2……N?1,每個(gè)ROM存儲器連接一個(gè)地址計(jì)算模塊,用于計(jì)算后續(xù)ROM存儲器的地址。本方案可以適應(yīng)可變的符號抽樣率,且消耗的FPGA乘法器資源不隨符號抽樣率變化。??