一種基于多時鐘源的ASIC自動分頻方法及裝置

基本信息

申請?zhí)?/td> CN202110187163.5 申請日 -
公開(公告)號 CN112787664A 公開(公告)日 2021-05-11
申請公布號 CN112787664A 申請公布日 2021-05-11
分類號 H03L7/085;G06F15/78 分類 基本電子電路;
發(fā)明人 楊滔;梁敏學(xué) 申請(專利權(quán))人 北京欣博電子科技有限公司
代理機構(gòu) - 代理人 -
地址 100094 北京市海淀區(qū)豐豪東路9號院2號樓4單元701
法律狀態(tài) -

摘要

摘要 本說明書實施例公開了一種基于多時鐘源的ASIC自動分頻方法及裝置,方案包括:預(yù)先分析配置文件,得到所有不重復(fù)的待分頻目標(biāo)外設(shè)時鐘頻率;以所述第一基準(zhǔn)頻率為基準(zhǔn),將所述所有不重復(fù)的待分頻目標(biāo)外設(shè)時鐘頻率分為第一組待分頻目標(biāo)外設(shè)時鐘頻率和第二組待分頻目標(biāo)外設(shè)時鐘頻率;進行多輪迭代計算,迭代計算分組后時鐘源時鐘頻率,使得各外設(shè)分頻誤差絕對值總和最小,得到待分頻目標(biāo)外設(shè)時鐘頻率的最優(yōu)分組,然后對不同組內(nèi)的時鐘進行配置。本發(fā)明技術(shù)方案基于配置文件自動分組,自動計算最優(yōu)分組源的時鐘頻率,且計算結(jié)果精確度高,能夠科學(xué)地解決SoC多時鐘源時各外設(shè)時鐘自動化分頻問題。