一種基于多時(shí)鐘源的ASIC自動(dòng)分頻方法及裝置
基本信息
申請(qǐng)?zhí)?/td> | CN202110187163.5 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN112787664A | 公開(kāi)(公告)日 | 2021-05-11 |
申請(qǐng)公布號(hào) | CN112787664A | 申請(qǐng)公布日 | 2021-05-11 |
分類(lèi)號(hào) | H03L7/085;G06F15/78 | 分類(lèi) | 基本電子電路; |
發(fā)明人 | 楊滔;梁敏學(xué) | 申請(qǐng)(專(zhuān)利權(quán))人 | 北京欣博電子科技有限公司 |
代理機(jī)構(gòu) | - | 代理人 | - |
地址 | 100094 北京市海淀區(qū)豐豪東路9號(hào)院2號(hào)樓4單元701 | ||
法律狀態(tài) | - |
摘要
摘要 | 本說(shuō)明書(shū)實(shí)施例公開(kāi)了一種基于多時(shí)鐘源的ASIC自動(dòng)分頻方法及裝置,方案包括:預(yù)先分析配置文件,得到所有不重復(fù)的待分頻目標(biāo)外設(shè)時(shí)鐘頻率;以所述第一基準(zhǔn)頻率為基準(zhǔn),將所述所有不重復(fù)的待分頻目標(biāo)外設(shè)時(shí)鐘頻率分為第一組待分頻目標(biāo)外設(shè)時(shí)鐘頻率和第二組待分頻目標(biāo)外設(shè)時(shí)鐘頻率;進(jìn)行多輪迭代計(jì)算,迭代計(jì)算分組后時(shí)鐘源時(shí)鐘頻率,使得各外設(shè)分頻誤差絕對(duì)值總和最小,得到待分頻目標(biāo)外設(shè)時(shí)鐘頻率的最優(yōu)分組,然后對(duì)不同組內(nèi)的時(shí)鐘進(jìn)行配置。本發(fā)明技術(shù)方案基于配置文件自動(dòng)分組,自動(dòng)計(jì)算最優(yōu)分組源的時(shí)鐘頻率,且計(jì)算結(jié)果精確度高,能夠科學(xué)地解決SoC多時(shí)鐘源時(shí)各外設(shè)時(shí)鐘自動(dòng)化分頻問(wèn)題。 |
