基于超聲系統(tǒng)實現(xiàn)FPGA同步器的實現(xiàn)方法

基本信息

申請?zhí)?/td> CN202110435565.2 申請日 -
公開(公告)號 CN113381830A 公開(公告)日 2021-09-10
申請公布號 CN113381830A 申請公布日 2021-09-10
分類號 H04J3/06(2006.01)I 分類 電通信技術(shù);
發(fā)明人 黎康 申請(專利權(quán))人 聚融醫(yī)療科技(杭州)有限公司
代理機(jī)構(gòu) 浙江千克知識產(chǎn)權(quán)代理有限公司 代理人 周希良
地址 311305浙江省杭州市臨安區(qū)青山湖街道景觀大道86號(1幢四層、五層)
法律狀態(tài) -

摘要

摘要 本發(fā)明屬于通信技術(shù)領(lǐng)域,具體涉及基于超聲系統(tǒng)實現(xiàn)FPGA同步器的實現(xiàn)方法。包括如下步驟:把存儲器BRAM劃分為同等資源的兩塊區(qū)域。在PRT脈沖到來時把第一條發(fā)射線參數(shù)存放至第一塊區(qū)域;在所有通道開始接收AFE采樣輸出的回波信號數(shù)據(jù)時,將第一塊區(qū)域的實時參數(shù),拷貝到第二塊區(qū)域中,并在波束合成開始時從第二塊區(qū)域取出所需參數(shù);在下一個PRT脈沖到來時,把下一條發(fā)射線參數(shù)下發(fā)至BRAM第一塊區(qū)域;不斷重復(fù)上述步驟,直至取出最后一條發(fā)射線參數(shù),實現(xiàn)發(fā)射線參數(shù)的同步。本發(fā)明利用了最小的FPGA資源和最簡潔的代碼方式實現(xiàn)了FPGA同步器,具有簡潔高效、布局布線更優(yōu)化的特點。