一種適用于寬電壓范圍的負電壓基準電路

基本信息

申請?zhí)?/td> CN202011278831.7 申請日 -
公開(公告)號 CN112181042A 公開(公告)日 2021-01-05
申請公布號 CN112181042A 申請公布日 2021-01-05
分類號 G05F1/567(2006.01)I 分類 控制;調(diào)節(jié);
發(fā)明人 楊亮亮;趙星;孔金磊;彭力;梁劍秋;曹發(fā)兵;胡瑞芳;周江 申請(專利權)人 江蘇萬邦微電子有限公司
代理機構(gòu) 南京源古知識產(chǎn)權代理事務所(普通合伙) 代理人 鄭宜梅
地址 210000江蘇省南京市玄武區(qū)蘇寧大道64號4幢
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種適用于寬電壓范圍的負電壓基準電路,具體為:運算放大器OP7的同相輸入端與正電壓基準信號Vin相連;運算放大器OP7的反相輸入端經(jīng)過電阻R5后接地;OP7的輸出端分別與PMOS1的G極、PMOS2的G極相連;PMOS1與PMOS2的S極均與正電壓相連;PMOS2的D極與OP7的反相輸入端相連;PMOS1的D極與PMOS8的S極相連;PMOS8的G極與D極短接;PMOS8的D極與NMOS9的D極相連;NMOS9的D極與G極短接;NMOS9的S極與NMOS3的D極相連;NMOS3的D極與G極短接;NMOS3的G極與NMOS4的G極相連;NMOS4的D極輸出負電壓基準源Vref;NMOS4的D極經(jīng)過電阻R6后接地;NMOS3與NMOS4的S極均與負電壓相連。本發(fā)明的負電壓基準電路可以產(chǎn)生0至VSS間任意值的負電壓基準,并且能夠?qū)崿F(xiàn)減少正電壓與負電壓供電增幅較大時產(chǎn)生的誤差。??