一種帶隙基準(zhǔn)源電路
基本信息
申請?zhí)?/td> | CN201920035153.8 | 申請日 | - |
公開(公告)號 | CN209388206U | 公開(公告)日 | 2019-09-13 |
申請公布號 | CN209388206U | 申請公布日 | 2019-09-13 |
分類號 | G05F1/56(2006.01)I | 分類 | 控制;調(diào)節(jié); |
發(fā)明人 | 王昕宇 | 申請(專利權(quán))人 | 上海奧令科電子科技有限公司 |
代理機構(gòu) | 北京慕達星云知識產(chǎn)權(quán)代理事務(wù)所(特殊普通合伙) | 代理人 | 上海奧令科電子科技有限公司 |
地址 | 200000 上海市浦東新區(qū)自由貿(mào)易試驗區(qū)郭守敬路351號2號樓A659-10室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本實用新型公開了一種帶隙基準(zhǔn)源電路,包括:包括:中間電壓生成電路、電流鏡電路、正反饋回路和負反饋回路和啟動電路;其中晶體管M12、M13、M18構(gòu)成了中間電壓生成電路,用于產(chǎn)生一個相對獨立于電源電壓VDD的中間電壓VREG,該帶隙基準(zhǔn)源電路不僅在低頻段具有較高的電源抑制比,在中頻段以及高頻段同樣具有較高的電源抑制比。 |
