一種深度學(xué)習(xí)網(wǎng)絡(luò)移植到FPAG平臺(tái)的方法

基本信息

申請(qǐng)?zhí)?/td> CN201910400926.2 申請(qǐng)日 -
公開(公告)號(hào) CN110110852A 公開(公告)日 2019-08-09
申請(qǐng)公布號(hào) CN110110852A 申請(qǐng)公布日 2019-08-09
分類號(hào) G06N3/063;G06N3/04;G06N3/08;G06F15/78 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 閔銳;王潔磊 申請(qǐng)(專利權(quán))人 電科瑞達(dá)(成都)科技有限公司
代理機(jī)構(gòu) 成都點(diǎn)睛專利代理事務(wù)所(普通合伙) 代理人 孫一峰
地址 610041 四川省成都市高新區(qū)高朋大道21號(hào)1幢5層
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種深度學(xué)習(xí)網(wǎng)絡(luò)移植到FPAG平臺(tái)的方法。本發(fā)明采用1bit的量化方案將原模型量化為二值深度學(xué)習(xí)模型,不僅將內(nèi)存占用降低為原有的浮點(diǎn)型權(quán)值的1/32,而且由于其權(quán)值參數(shù)僅有二值狀態(tài),這樣的二值運(yùn)算可由邏輯門器件快速實(shí)現(xiàn),在一定程度上可以大大緩解DSP資源不足的問題。