基于多進制LDPC迭代譯碼的迭代停止控制方法
基本信息
申請?zhí)?/td> | CN200910067812.7 | 申請日 | - |
公開(公告)號 | CN101707488A | 公開(公告)日 | 2010-05-12 |
申請公布號 | CN101707488A | 申請公布日 | 2010-05-12 |
分類號 | H03M13/11(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 門愛東;蘭軍;唐光;王洪湔;華建軍;陳志;歐陽書平 | 申請(專利權)人 | 天津博微科技有限公司 |
代理機構 | 天津盛理知識產(chǎn)權代理有限公司 | 代理人 | 王來佳 |
地址 | 300384 天津市華苑產(chǎn)業(yè)區(qū)海泰發(fā)展六道6號海泰綠色產(chǎn)業(yè)基地G座6層605 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明屬于數(shù)字信息傳輸技術領域的一種基于多進制LDPC迭代譯碼的迭代停止控制方法,包括以下步驟:(1)迭代譯碼開始之前,將計算變量節(jié)點可靠性下降次數(shù)的計數(shù)器設置為0,設置計數(shù)器最大門限M,設置變量節(jié)點可靠性的界BVNR;(2)在第i次迭代結束后,計算第i次變量節(jié)點可靠性VNRi;(3)比較相鄰變量節(jié)點可靠性的大小以及下降的幅度,當VNRi<VNRi-1,并且VNRi-1<BVNR,則計數(shù)器加1;(4)如果計數(shù)器大于計數(shù)器最大門限M,迭代譯碼處理停止,否則返回步驟2繼續(xù)迭代。本發(fā)明計算復雜度低,存儲空間要求小,降低了譯碼器的計算量,同時保證了譯碼器誤碼性能。 |
