延時(shí)鎖定環(huán)電路及快速鎖定算法

基本信息

申請(qǐng)?zhí)?/td> CN201110275913.0 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN102394640A 公開(kāi)(公告)日 2012-03-28
申請(qǐng)公布號(hào) CN102394640A 申請(qǐng)公布日 2012-03-28
分類號(hào) H03L7/085(2006.01)I;H03L7/08(2006.01)I 分類 基本電子電路;
發(fā)明人 黃凱;蔡志匡;時(shí)龍興;眭莉莉 申請(qǐng)(專利權(quán))人 無(wú)錫東集電子有限責(zé)任公司
代理機(jī)構(gòu) 北京中恒高博知識(shí)產(chǎn)權(quán)代理有限公司 代理人 劉洪京
地址 214000 江蘇省無(wú)錫市無(wú)錫國(guó)家高新技術(shù)產(chǎn)業(yè)開(kāi)發(fā)區(qū)長(zhǎng)江路21-1號(hào)無(wú)錫國(guó)家集成電路設(shè)計(jì)園606-609室
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種延時(shí)鎖定環(huán)電路,包括延時(shí)鏈Ⅰ、解碼器Ⅰ、解碼器Ⅱ、延時(shí)鏈Ⅱ、控制器、鑒相器、邊沿合成器和復(fù)位信號(hào)生成器,所述鑒相器的輸入端和延時(shí)鎖定環(huán)電路的輸入端和輸出端電連接在一起,所述鑒相器的輸出端和控制器電連接在一起,所述控制器和解碼器Ⅰ、解碼器Ⅱ電連接在一起,所述解碼器Ⅰ和延時(shí)鏈Ⅰ電連接在一起,所述解碼器Ⅱ和延時(shí)鏈Ⅱ電連接在一起,所述延時(shí)鏈Ⅰ、延時(shí)鏈Ⅱ和控制器電連接在邊沿合成器上。實(shí)現(xiàn)了保持DR的值為1以達(dá)到縮短鎖定時(shí)間,并得到占空比約為50%的輸出信號(hào),同時(shí)具有諧波免疫的特性的目的。