一種基于FPGA和雙DSP的數(shù)字圖像處理系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN202120353358.8 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN214101479U 公開(kāi)(公告)日 2021-08-31
申請(qǐng)公布號(hào) CN214101479U 申請(qǐng)公布日 2021-08-31
分類(lèi)號(hào) H04N5/14(2006.01)I 分類(lèi) 電通信技術(shù);
發(fā)明人 李洪貴;袁林 申請(qǐng)(專利權(quán))人 成都能通科技股份有限公司
代理機(jī)構(gòu) 成都君合集專利代理事務(wù)所(普通合伙) 代理人 尹新路
地址 610000 四川省成都市武侯區(qū)武侯電商產(chǎn)業(yè)功能區(qū)管委會(huì)武科東三路6號(hào)
法律狀態(tài) -

摘要

摘要 本實(shí)用新型提出了一種基于FPGA和雙DSP的數(shù)字圖像處理系統(tǒng),包括FPGA單元、接口控制單元、DSP單元;所述FPGA單元分別與接口控制單元、DSP單元連接;所述DSP單元包括與FPGA單元連接的數(shù)據(jù)處理DSP模塊和外設(shè)控制DSP模塊;本實(shí)用新型在現(xiàn)有的FPGA結(jié)合DSP進(jìn)行圖像處理的基礎(chǔ)上,額外增設(shè)一個(gè)DSP模塊,使用FPGA單元作為圖像數(shù)據(jù)的收發(fā)單元及圖像數(shù)據(jù)的預(yù)處理單元,實(shí)現(xiàn)模擬視頻信號(hào)輸出,通過(guò)一個(gè)DSP模塊實(shí)現(xiàn)更快和進(jìn)一步的復(fù)雜的圖像處理算法,結(jié)合另一個(gè)DSP模塊進(jìn)行專門(mén)的外設(shè)控制,增加控制響應(yīng)的速率。