一種射頻前端芯片中的電源檢測電路
基本信息
申請?zhí)?/td> | CN201711047728.X | 申請日 | - |
公開(公告)號 | CN109738830B | 公開(公告)日 | 2022-01-25 |
申請公布號 | CN109738830B | 申請公布日 | 2022-01-25 |
分類號 | G01R31/40(2014.01)I;G06K19/07(2006.01)I;H03K3/012(2006.01)I;H04B1/04(2006.01)I;H04B1/16(2006.01)I | 分類 | 測量;測試; |
發(fā)明人 | 劉剛;趙鵬;張春棟;劉冠山;郭天生;賈斌 | 申請(專利權(quán))人 | 銳迪科微電子科技(上海)有限公司 |
代理機構(gòu) | 上海恒銳佳知識產(chǎn)權(quán)代理事務所(普通合伙) | 代理人 | 殷曉雪 |
地址 | 201203上海市浦東新區(qū)碧波路690號4號樓601-1室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請公開了一種射頻前端芯片中的電源檢測電路,所述射頻前端芯片中還具有MIPI控制模塊。所述電源檢測電路包括延遲電路和比較器。所述延遲電路用來在所述射頻前端芯片的上電過程中產(chǎn)生滯后于所述射頻前端芯片的電源電壓的跟隨電壓。所述比較器將所述跟隨電壓與比較閾值電壓進行比較并向所述MIPI控制模塊發(fā)出重置信號。與現(xiàn)有的射頻前端芯片中的電源檢測電路相比,本申請省略了基準電壓電路,減小了電源檢測電路占用的芯片面積,降低了芯片制造成本。此外,延遲電路中的全部器件均為CMOS工藝實現(xiàn),占用芯片面積?。槐容^器采用不對稱反相器實現(xiàn),減少乃至避免靜態(tài)工作電流,從而減少能耗。 |
