電路仿真方法、裝置、計算機設(shè)備及計算機可讀存儲介質(zhì)

基本信息

申請?zhí)?/td> CN202210462265.8 申請日 -
公開(公告)號 CN114580345A 公開(公告)日 2022-06-03
申請公布號 CN114580345A 申請公布日 2022-06-03
分類號 G06F30/398;G06F17/16 分類 計算;推算;計數(shù);
發(fā)明人 陳英時 申請(專利權(quán))人 深圳鴻芯微納技術(shù)有限公司
代理機構(gòu) 北京超凡宏宇專利代理事務(wù)所(特殊普通合伙) 代理人 姚大雷
地址 518000 廣東省深圳市南山區(qū)粵海街道高新區(qū)社區(qū)沙河西路1801號國實大廈16C
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種電路仿真方法、裝置、計算機設(shè)備及計算機可讀存儲介質(zhì),應(yīng)用于模擬仿真領(lǐng)域,所述電路仿真方法包括:首先將電路對應(yīng)的稀疏矩陣的每行或每列作為節(jié)點,并將節(jié)點所屬的行/列作為塊;接著,確定每個節(jié)點的度和所有度中的最小值,并將度為最小值的所有節(jié)點作為待消元節(jié)點;最后,重復執(zhí)行循環(huán)步驟,逐個消去稀疏矩陣中的各個待消元節(jié)點,直至待消元節(jié)點的數(shù)量為零時,根據(jù)最后一次消去消元節(jié)點的稀疏矩陣進行矩陣求解,并根據(jù)求解結(jié)果進行電路仿真。由此,本發(fā)明實施例基于消元節(jié)點的選取和消去,使稀疏矩陣求解過程中產(chǎn)生的注入元的數(shù)量最少,提高了電路仿真的效率。