適用于SOC的MD5和SHA-1協(xié)處理器

基本信息

申請?zhí)?/td> CN201310739644.8 申請日 -
公開(公告)號 CN103716150A 公開(公告)日 2014-04-09
申請公布號 CN103716150A 申請公布日 2014-04-09
分類號 H04L9/06(2006.01)I 分類 電通信技術(shù);
發(fā)明人 宋超;周毅;孫進(jìn)軍;郝鑫;奚谷楓 申請(專利權(quán))人 東莞潤風(fēng)電子科技有限公司
代理機(jī)構(gòu) 無錫華源專利事務(wù)所(普通合伙) 代理人 無錫紫芯集成電路系統(tǒng)有限公司;東莞潤風(fēng)電子科技有限公司
地址 214028 江蘇省無錫市新區(qū)長江路21號信息產(chǎn)業(yè)科技園F棟2樓
法律狀態(tài) -

摘要

摘要 本發(fā)明公開一種適用于SOC的MD5和SHA-1協(xié)處理器,包括DIN寄存器、SWAP模塊、輸入FIFO模塊、補(bǔ)位模塊、補(bǔ)長度模塊、MD5單次運(yùn)算模塊、SHA-1單次運(yùn)算模塊、CR控制器、STR寄存器、IMR寄存器以及摘要存儲模塊。本發(fā)明協(xié)處理器可接在APB總線上,在一定程度上增強(qiáng)了協(xié)處理器的可復(fù)用性。本發(fā)明通過合理的復(fù)用單次運(yùn)算模塊和調(diào)節(jié)運(yùn)算的周期數(shù),使得本發(fā)明具有面積小、速度快、功耗低等優(yōu)點(diǎn)。