一種自適應(yīng)量程轉(zhuǎn)速調(diào)理電路及調(diào)理方法
基本信息
申請(qǐng)?zhí)?/td> | CN201710514216.3 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN107632633B | 公開(公告)日 | 2019-01-08 |
申請(qǐng)公布號(hào) | CN107632633B | 申請(qǐng)公布日 | 2019-01-08 |
分類號(hào) | G05D13/62 | 分類 | 控制;調(diào)節(jié); |
發(fā)明人 | 鄭飛鴻 | 申請(qǐng)(專利權(quán))人 | 深圳前海慧聯(lián)科技發(fā)展有限公司 |
代理機(jī)構(gòu) | 北京世譽(yù)鑫誠(chéng)專利代理事務(wù)所(普通合伙) | 代理人 | 深圳前海慧聯(lián)科技發(fā)展有限公司 |
地址 | 518000 廣東省深圳市前海深港合作區(qū)前灣一路1號(hào)A棟201室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及一種自適應(yīng)量程轉(zhuǎn)速調(diào)理電路,包括信號(hào)發(fā)生電路、信號(hào)調(diào)節(jié)電路、DAC輸出電壓參考電路和DSP數(shù)字自適應(yīng)調(diào)整電路。本發(fā)明還公開一種自適應(yīng)量程轉(zhuǎn)速調(diào)理方法。本發(fā)明公開的一種自適應(yīng)量程轉(zhuǎn)速調(diào)理電路及調(diào)理方法,由于引入12 BIT位DAC輸出作為比較器參考,比較精度可以達(dá)到1/4096,引入遲滯比較器使得轉(zhuǎn)速信號(hào)上升沿和下降沿閾值不同避免了過零比較誤差,由于采用DSP數(shù)字只適應(yīng)調(diào)整算法,系統(tǒng)會(huì)自動(dòng)尋找最佳的比較電平與轉(zhuǎn)速信號(hào)進(jìn)行對(duì)比,避免手動(dòng)調(diào)節(jié)檔位。該自適應(yīng)轉(zhuǎn)速調(diào)理電路具有電路連接簡(jiǎn)潔,無過零誤差,調(diào)節(jié)精度高,數(shù)字自適應(yīng)調(diào)節(jié)等顯著優(yōu)點(diǎn)。 |
