基于DSP+ARM工業(yè)處理器和FPGA的模擬數(shù)據(jù)采集控制器
基本信息
申請?zhí)?/td> | CN201521076383.7 | 申請日 | - |
公開(公告)號 | CN205210623U | 公開(公告)日 | 2016-05-04 |
申請公布號 | CN205210623U | 申請公布日 | 2016-05-04 |
分類號 | G05B19/042(2006.01)I | 分類 | 控制;調(diào)節(jié); |
發(fā)明人 | 郝銘;曹利峰;譚新田 | 申請(專利權(quán))人 | 天津市南開太陽高技術(shù)發(fā)展有限公司 |
代理機構(gòu) | 天津創(chuàng)智天誠知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 天津市南開太陽高技術(shù)發(fā)展有限公司 |
地址 | 300384 天津市濱海新區(qū)華苑產(chǎn)業(yè)園區(qū)華天道6號海泰大廈H座303 | ||
法律狀態(tài) | - |
摘要
摘要 | 本實用新型公開了一種基于DSP+ARM工業(yè)處理器和FPGA的模擬數(shù)據(jù)采集控制器,包括一個DSP+ARM工業(yè)處理器和一個FPGA單元;所述DSP+ARM工業(yè)處理器選用美國TI公司的DSP+ARM工業(yè)處理器OMAP-L138;所述FPGA單元采用一XC3S500E芯片,XC3S500E與OMAP-L138之間通過HPI接口連接,XC3S500E分別通過SPI串行總線與AD采集模塊和DA輸出模塊連接;本實用新型以DSP+ARM工業(yè)處理器為主控器,同時采用FPGA單元與AD和DA相結(jié)合的硬件設(shè)計,這種硬件電路結(jié)構(gòu)處理速度快,精度高,可以做到數(shù)據(jù)處理與數(shù)據(jù)采集的并行處理,從而提高AD數(shù)據(jù)采集和DA輸出控制的實時性。同時本實用新型具有豐富的外設(shè)接口和數(shù)據(jù)交互接口。 |
