一種應(yīng)答器數(shù)據(jù)時(shí)鐘的發(fā)生裝置

基本信息

申請(qǐng)?zhí)?/td> CN201310257643.X 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN103338174B 公開(kāi)(公告)日 2016-04-06
申請(qǐng)公布號(hào) CN103338174B 申請(qǐng)公布日 2016-04-06
分類號(hào) H04L27/14(2006.01)I;H04L7/00(2006.01)I;B61L27/00(2006.01)I 分類 電通信技術(shù);
發(fā)明人 劉曉鵬;吳中寧;韓雁 申請(qǐng)(專利權(quán))人 北京交大微聯(lián)科技有限公司杭州分公司
代理機(jī)構(gòu) 杭州天勤知識(shí)產(chǎn)權(quán)代理有限公司 代理人 浙江大學(xué);北京交大微聯(lián)科技有限公司杭州分公司
地址 310027 浙江省杭州市西湖區(qū)浙大路38號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種應(yīng)答器數(shù)據(jù)時(shí)鐘的發(fā)生裝置,包括FPGA;FPGA加載有判決模塊、分頻計(jì)數(shù)模塊和時(shí)鐘輸出模塊。本發(fā)明以二進(jìn)制FSK信號(hào)作為分頻計(jì)數(shù)模塊的計(jì)數(shù)時(shí)鐘,通過(guò)結(jié)合應(yīng)答器報(bào)文數(shù)據(jù)來(lái)動(dòng)態(tài)的調(diào)整分頻計(jì)數(shù)模塊的計(jì)數(shù)范圍來(lái)實(shí)現(xiàn)動(dòng)態(tài)的分頻,即可從FSK信號(hào)中提取出穩(wěn)定的564KHz的數(shù)據(jù)時(shí)鐘,以此來(lái)讀取存儲(chǔ)器中的應(yīng)答器報(bào)文數(shù)據(jù)。故本發(fā)明的數(shù)據(jù)時(shí)鐘發(fā)生裝置在減小硬件開(kāi)銷的同時(shí)也能降低整個(gè)應(yīng)答器的功耗。