一種實(shí)時(shí)圖像處理電路
基本信息
申請(qǐng)?zhí)?/td> | CN201520266436.5 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN204929109U | 公開(kāi)(公告)日 | 2015-12-30 |
申請(qǐng)公布號(hào) | CN204929109U | 申請(qǐng)公布日 | 2015-12-30 |
分類(lèi)號(hào) | H04N9/64(2006.01)I | 分類(lèi) | 電通信技術(shù); |
發(fā)明人 | 艾韜 | 申請(qǐng)(專(zhuān)利權(quán))人 | 廈門(mén)市介導(dǎo)智科技有限公司 |
代理機(jī)構(gòu) | 北京天奇智新知識(shí)產(chǎn)權(quán)代理有限公司 | 代理人 | 艾韜;廈門(mén)市介導(dǎo)智科技有限公司 |
地址 | 518000 廣東省深圳市福田區(qū)沙頭街道福榮路金海灣花園6棟17A | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型公開(kāi)一種實(shí)時(shí)圖像處理電路,屬于圖像/視頻處理技術(shù)領(lǐng)域。能夠完成高動(dòng)態(tài)范圍(HDR)成像技術(shù)在現(xiàn)場(chǎng)可編程門(mén)列陣(FPGA)上的實(shí)現(xiàn),優(yōu)化HDR技術(shù)的算法并將其硬件化,實(shí)時(shí)合成高分辨率圖像,在提高幀率的同時(shí)減小功耗。所述圖像處理電路包括:依次連接的緩存電路模塊和合成電路模塊,所述緩存電路模塊與視頻源相連;所述緩存電路模塊,用于接收源視頻圖像,將源視頻中曝光量不同的各圖像的對(duì)應(yīng)像素?cái)?shù)據(jù)寫(xiě)入不同緩存區(qū),并同步讀出各緩存區(qū)曝光量不同但位置相同的像素?cái)?shù)據(jù);所述合成電路模塊,用于將讀取的像素?cái)?shù)據(jù)還原為像素光強(qiáng)值,將所述像素光強(qiáng)值合成HDR像素。本實(shí)用新型適用安防監(jiān)控,計(jì)算攝影以及穿戴相機(jī)領(lǐng)域。 |
