用可配置器件卸載計(jì)算任務(wù)以提高系統(tǒng)性能的方法和裝置

基本信息

申請(qǐng)?zhí)?/td> CN202110745288.5 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN113485762A 公開(kāi)(公告)日 2021-10-08
申請(qǐng)公布號(hào) CN113485762A 申請(qǐng)公布日 2021-10-08
分類(lèi)號(hào) G06F9/445(2018.01)I;G06F9/48(2006.01)I;G06N3/08(2006.01)I;G06N20/00(2019.01)I 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 格蘭特·托馬斯·詹寧斯;朱璟輝;王添平;曹捷 申請(qǐng)(專(zhuān)利權(quán))人 廣東高云半導(dǎo)體科技股份有限公司
代理機(jī)構(gòu) 北京安信方達(dá)知識(shí)產(chǎn)權(quán)代理有限公司 代理人 解婷婷;李丹
地址 510700廣東省廣州市黃埔區(qū)科學(xué)大道243號(hào)A5棟10樓1001房
法律狀態(tài) -

摘要

摘要 本申請(qǐng)涉及用可配置器件卸載計(jì)算任務(wù)以提高系統(tǒng)性能的方法和裝置。方法和/或裝置能支持FPGA使用者/客戶(hù)解析嵌入式硬件且轉(zhuǎn)換存儲(chǔ)器分配以便于任務(wù)卸載來(lái)提高整體系統(tǒng)性能。一方面,RAM的分配和吞吐量是可調(diào)的且存儲(chǔ)器控制器內(nèi)用于緩沖數(shù)據(jù)的專(zhuān)用直接存儲(chǔ)器訪問(wèn)可根據(jù)可用FPGA資源調(diào)整性能。系統(tǒng)可配置為機(jī)器學(xué)習(xí)處理器的專(zhuān)用存儲(chǔ)器接口用于更快、更高效的處理(超過(guò)處理器共享)。應(yīng)當(dāng)注意,有能加載/卸載機(jī)器學(xué)習(xí)處理器架構(gòu)的好處是開(kāi)發(fā)人員/用戶(hù)無(wú)需編寫(xiě)代碼。在實(shí)施例中,微處理器由MCU的狀態(tài)機(jī)控制用于卸載任務(wù)和協(xié)同處理任務(wù)。機(jī)器學(xué)習(xí)處理器配置為完全進(jìn)行神經(jīng)網(wǎng)絡(luò)處理。微處理器可同時(shí)進(jìn)行傳感器數(shù)據(jù)前端預(yù)處理和神經(jīng)網(wǎng)絡(luò)處理。