用可配置器件卸載計算任務(wù)以提高系統(tǒng)性能的方法和裝置
基本信息
申請?zhí)?/td> | CN202110745288.5 | 申請日 | - |
公開(公告)號 | CN113485762A | 公開(公告)日 | 2021-10-08 |
申請公布號 | CN113485762A | 申請公布日 | 2021-10-08 |
分類號 | G06F9/445(2018.01)I;G06F9/48(2006.01)I;G06N3/08(2006.01)I;G06N20/00(2019.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 格蘭特·托馬斯·詹寧斯;朱璟輝;王添平;曹捷 | 申請(專利權(quán))人 | 廣東高云半導(dǎo)體科技股份有限公司 |
代理機構(gòu) | 北京安信方達(dá)知識產(chǎn)權(quán)代理有限公司 | 代理人 | 解婷婷;李丹 |
地址 | 510700廣東省廣州市黃埔區(qū)科學(xué)大道243號A5棟10樓1001房 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請涉及用可配置器件卸載計算任務(wù)以提高系統(tǒng)性能的方法和裝置。方法和/或裝置能支持FPGA使用者/客戶解析嵌入式硬件且轉(zhuǎn)換存儲器分配以便于任務(wù)卸載來提高整體系統(tǒng)性能。一方面,RAM的分配和吞吐量是可調(diào)的且存儲器控制器內(nèi)用于緩沖數(shù)據(jù)的專用直接存儲器訪問可根據(jù)可用FPGA資源調(diào)整性能。系統(tǒng)可配置為機器學(xué)習(xí)處理器的專用存儲器接口用于更快、更高效的處理(超過處理器共享)。應(yīng)當(dāng)注意,有能加載/卸載機器學(xué)習(xí)處理器架構(gòu)的好處是開發(fā)人員/用戶無需編寫代碼。在實施例中,微處理器由MCU的狀態(tài)機控制用于卸載任務(wù)和協(xié)同處理任務(wù)。機器學(xué)習(xí)處理器配置為完全進(jìn)行神經(jīng)網(wǎng)絡(luò)處理。微處理器可同時進(jìn)行傳感器數(shù)據(jù)前端預(yù)處理和神經(jīng)網(wǎng)絡(luò)處理。 |
