一種并行CRC電路的生成方法和裝置

基本信息

申請(qǐng)?zhí)?/td> CN201310131901.X 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN103269255B 公開(kāi)(公告)日 2017-06-06
申請(qǐng)公布號(hào) CN103269255B 申請(qǐng)公布日 2017-06-06
分類號(hào) H04L1/00(2006.01)I 分類 電通信技術(shù);
發(fā)明人 肖銳 申請(qǐng)(專利權(quán))人 青島中星微電子有限公司
代理機(jī)構(gòu) 北京銀龍知識(shí)產(chǎn)權(quán)代理有限公司 代理人 青島中星微電子有限公司
地址 266109 山東省青島市高新區(qū)智力島路1號(hào)創(chuàng)業(yè)大廈C座6層
法律狀態(tài) -

摘要

摘要 本發(fā)明提供了一種并行CRC電路的生成方法和裝置,包括如下步驟:根據(jù)CRC碼多項(xiàng)式生成串行電路;向所述串行電路中輸入預(yù)設(shè)比特?cái)?shù)的數(shù)據(jù),得到各個(gè)移位寄存器在輸入每個(gè)比特的次態(tài)表達(dá)式;獲取各個(gè)移位寄存器在輸入完畢預(yù)設(shè)比特?cái)?shù)的數(shù)據(jù)之后的最終次態(tài)表達(dá)式,并根據(jù)所述最終次態(tài)表達(dá)式生成目標(biāo)并行CRC電路。本發(fā)明依據(jù)串行CRC電路與輸入的預(yù)設(shè)比特?cái)?shù)的數(shù)據(jù)進(jìn)行處理后得到并行CRC電路,生成能夠方便的得到不同位CRC下,不同數(shù)據(jù)輸入時(shí),進(jìn)行并行計(jì)算的表達(dá)式,從而生成相應(yīng)的并行電路,能夠把串行CRC計(jì)算變成并行CRC計(jì)算,提高系統(tǒng)的整體工作頻率。