基于CPLD/FPGA技術(shù)的硬件看門狗電路

基本信息

申請(qǐng)?zhí)?/td> CN201520394112.X 申請(qǐng)日 -
公開(公告)號(hào) CN204667385U 公開(公告)日 2015-09-23
申請(qǐng)公布號(hào) CN204667385U 申請(qǐng)公布日 2015-09-23
分類號(hào) G06F11/07(2006.01)I 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 潘明剛;張?jiān)瞥?王鵬;石輝;伍錫利;鄧國(guó)平 申請(qǐng)(專利權(quán))人 青島橋通軟件科技有限公司
代理機(jī)構(gòu) 長(zhǎng)沙市和協(xié)專利代理事務(wù)所(普通合伙) 代理人 深圳橋通通信技術(shù)有限公司;青島橋通物聯(lián)科技有限公司;深圳橋通物聯(lián)科技有限公司;青島橋通軟件科技有限公司
地址 518000 廣東省深圳市寶安13區(qū)寶民一路215號(hào)寶通大廈1401-1402-1403房
法律狀態(tài) -

摘要

摘要 一種基于CPLD/FPGA技術(shù)的硬件看門狗電路,UART接口與消息解析模塊連接,消息解析模塊分別與消息發(fā)送模塊、閾值判斷模塊和復(fù)位信號(hào)發(fā)生器連接,閾值判斷模塊與復(fù)位信號(hào)發(fā)生器連接,時(shí)鐘處理模塊與消息解析模塊、消息發(fā)送模塊、閾值判斷模塊和復(fù)位信號(hào)發(fā)生器連接,消息發(fā)送模塊連接UART接口。其優(yōu)點(diǎn)是與傳統(tǒng)的硬件看門狗電路相比不僅體積小、結(jié)構(gòu)更加簡(jiǎn)單,而且成本也更低、工作也更加穩(wěn)定。