具有主動(dòng)EMI減少裝置的FPGA/SOC板
基本信息
申請(qǐng)?zhí)?/td> | CN201820236584.6 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN208093125U | 公開(公告)日 | 2018-11-13 |
申請(qǐng)公布號(hào) | CN208093125U | 申請(qǐng)公布日 | 2018-11-13 |
分類號(hào) | G09G3/32 | 分類 | 教育;密碼術(shù);顯示;廣告;印鑒; |
發(fā)明人 | 納倫達(dá)爾·韋努戈帕爾;辛昌隆;高寧 | 申請(qǐng)(專利權(quán))人 | 寧波龍營(yíng)半導(dǎo)體有限公司 |
代理機(jī)構(gòu) | 深圳市恒申知識(shí)產(chǎn)權(quán)事務(wù)所(普通合伙) | 代理人 | 王利彬 |
地址 | 浙江省寧波市北侖區(qū)新碶街道明州西路491號(hào)1幢1號(hào)-38-1號(hào) | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型涉及具有主動(dòng)EMI減少裝置的FPGA/SOC板。提供了一種FPGA/SOC板,包括網(wǎng)絡(luò)接口模塊和FPGA/SOC組件,所述網(wǎng)絡(luò)接口模塊連接至所述FPGA/SOC組件以發(fā)送和接收時(shí)鐘信號(hào)和數(shù)據(jù)信號(hào),所述FPGA/SOC組件處理所述時(shí)鐘信號(hào)和數(shù)據(jù)信號(hào),還包括設(shè)置在所述網(wǎng)絡(luò)接口模塊與所述FPGA/SOC組件之間的EMI減少裝置,所述EMI減少裝置調(diào)制從所述網(wǎng)絡(luò)接口模塊到所述FPGA/SOC組件的所述時(shí)鐘信號(hào)。本實(shí)用新型解決了數(shù)字電子裝置之間的電磁干擾問題。 |
