多處理器通信方法及系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN202110152525.7 申請(qǐng)日 -
公開(公告)號(hào) CN112506847A 公開(公告)日 2021-03-16
申請(qǐng)公布號(hào) CN112506847A 申請(qǐng)公布日 2021-03-16
分類號(hào) G06F15/163;G06F21/64;H04L9/06;H04L9/08 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 朱華;劉雄飛;張力航 申請(qǐng)(專利權(quán))人 上海勵(lì)馳半導(dǎo)體有限公司
代理機(jī)構(gòu) 北京德崇智捷知識(shí)產(chǎn)權(quán)代理有限公司 代理人 黃雪
地址 200000 上海市浦東新區(qū)上海自由貿(mào)易試驗(yàn)區(qū)祥科路111號(hào)2號(hào)樓217室,晨暉路88號(hào)2幢3層
法律狀態(tài) -

摘要

摘要 本申請(qǐng)實(shí)施例公開了一種多處理器通信方法及系統(tǒng),屬于芯片通信技術(shù)領(lǐng)域。所述方法包括:第一處理器將待發(fā)送的消息、第一處理器的第一標(biāo)識(shí)和n個(gè)第二處理器的第二標(biāo)識(shí)寫入第一空間中;硬件模塊從第一空間中讀取消息、第一標(biāo)識(shí)和n個(gè)第二標(biāo)識(shí),根據(jù)第一標(biāo)識(shí)和n個(gè)第二標(biāo)識(shí)對(duì)消息進(jìn)行編碼,將得到的編碼內(nèi)容寫入第二空間中;硬件模塊獲取需要從第二空間中讀取消息的n個(gè)第二處理器的第二標(biāo)識(shí),根據(jù)第一標(biāo)識(shí)和讀取的n個(gè)第二標(biāo)識(shí)對(duì)編碼內(nèi)容進(jìn)行解碼,得到消息;每個(gè)第二處理器從硬件模塊中讀取消息。本申請(qǐng)實(shí)施例通過根據(jù)多個(gè)處理器的標(biāo)識(shí)對(duì)消息進(jìn)行編解碼,從而提高了通信的安全性。