一種FIFO電路和數(shù)據(jù)處理系統(tǒng)
基本信息
申請?zhí)?/td> | CN202220156588.X | 申請日 | - |
公開(公告)號 | CN216697244U | 公開(公告)日 | 2022-06-07 |
申請公布號 | CN216697244U | 申請公布日 | 2022-06-07 |
分類號 | G06F5/06(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 吳志偉;譚永亮;浦香君;梅明 | 申請(專利權(quán))人 | 深圳云豹智能有限公司 |
代理機(jī)構(gòu) | - | 代理人 | - |
地址 | 518000廣東省深圳市前海深港合作區(qū)前灣一路1號A棟201室(入駐深圳市前海商務(wù)秘書有限公司) | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請?zhí)峁┮环NFIFO電路和數(shù)據(jù)處理系統(tǒng),該FIFO電路包括:第一讀地址輸入端、第三讀地址輸入端、第一寫地址輸入端、第一FIFO模塊、第二FIFO模塊及第一讀使能信號生成模塊,第一讀使能信號生成第一讀使能信號并輸入給第一FIFO模塊,第二FIFO模塊的讀地址信號輸入端與第三讀地址輸入端連接,第二FIFO模塊的讀使能信號輸入端與第一讀使能信號生成模塊的輸出端連接。該FIFO電路將第一FIFO模塊的讀地址和讀使能信號共享給第二FIFO模塊,實(shí)現(xiàn)了跨時域FIFO模塊輸出數(shù)據(jù)同步,極大的減少了后端連線,且兩個FIFO模塊的寬度和深度都不需要改變,F(xiàn)IFO資源利用更加充分靈活。 |
