一種時(shí)鐘相位控制電路和芯片

基本信息

申請?zhí)?/td> CN202210506217.4 申請日 -
公開(公告)號 CN114640327A 公開(公告)日 2022-06-17
申請公布號 CN114640327A 申請公布日 2022-06-17
分類號 H03K5/15(2006.01)I;H03K5/1252(2006.01)I 分類 基本電子電路;
發(fā)明人 何永松;余金金;吳麗麗;顧東華 申請(專利權(quán))人 上海燧原科技有限公司
代理機(jī)構(gòu) 北京品源專利代理有限公司 代理人 -
地址 201306上海市浦東新區(qū)中國(上海)自由貿(mào)易試驗(yàn)區(qū)臨港新片區(qū)業(yè)盛路188號A-522室
法律狀態(tài) -

摘要

摘要 本發(fā)明實(shí)施例公開了一種時(shí)鐘相位控制電路和芯片。時(shí)鐘相位控制電路包括時(shí)鐘分發(fā)模塊和相位調(diào)節(jié)模塊;時(shí)鐘分發(fā)模塊中的等距分發(fā)單元用于將時(shí)鐘接收端接收的時(shí)鐘信號分發(fā)為分別從各個(gè)時(shí)鐘發(fā)送端對應(yīng)發(fā)送的多路分支時(shí)鐘信號,并用于控制時(shí)鐘接收端與各個(gè)時(shí)鐘發(fā)送端之間的信號傳輸線的長度相同;抗干擾單元用于吸收分布于信號傳輸線的外表面的干擾信號;相位調(diào)節(jié)模塊中的延遲單元用于控制對應(yīng)的調(diào)相輸入端輸入的分支時(shí)鐘信號的相位發(fā)生相應(yīng)的延遲;本發(fā)明實(shí)施例以此基于原提供的一路時(shí)鐘信號生成了相位高精度交錯(cuò)的多路分支時(shí)鐘信號,實(shí)現(xiàn)了高密度算子單元細(xì)顆粒度的相位調(diào)節(jié),從而有效抑制了算子群功耗噪聲。