一種處理器
基本信息
申請?zhí)?/td> | CN201710449025.3 | 申請日 | - |
公開(公告)號 | CN107358125B | 公開(公告)日 | 2017-11-17 |
申請公布號 | CN107358125B | 申請公布日 | 2017-11-17 |
分類號 | G06F21/71(2013.01)I;G06F9/30(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 劉大力;曹春春 | 申請(專利權(quán))人 | 北京多思科技工業(yè)園股份有限公司 |
代理機(jī)構(gòu) | 北京市隆安律師事務(wù)所 | 代理人 | 北京多思科技工業(yè)園股份有限公司 |
地址 | 100195北京市海淀區(qū)北塢村路甲25號靜芯園G座 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種處理器,包括:指令隊(duì)列存儲區(qū)、配置信息存儲區(qū)、譯碼控制單元、顯式譯碼器和隱式譯碼器;所述指令隊(duì)列存儲區(qū)用于存儲待譯碼的指令隊(duì)列;所述配置信息存儲區(qū)用于存儲配置信息,所述配置信息中包括譯碼約束信息;所述譯碼控制單元用于根據(jù)所述配置信息存儲區(qū)中的譯碼約束信息將所述指令隊(duì)列中的指令分配給所述顯式譯碼器或所述隱式譯碼器進(jìn)行譯碼。本發(fā)明實(shí)施例提供的這種處理器通過增加處理器中譯碼工作的維度,不僅能夠提升譯碼效率,更重要是還能夠提升處理器中指令譯碼過程的復(fù)雜度,使得處理器在運(yùn)行時(shí)其指令譯碼過程不容易被惡意破解,極大地提高了處理器中的譯碼安全性,保證處理器安全、穩(wěn)固地運(yùn)行。?? |
