一種可重構(gòu)芯片的內(nèi)存耦合編譯方法及系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN202011554667.8 申請(qǐng)日 -
公開(公告)號(hào) CN112269581A 公開(公告)日 2021-07-02
申請(qǐng)公布號(hào) CN112269581A 申請(qǐng)公布日 2021-07-02
分類號(hào) G06F8/41;G06F9/54;G06F15/78 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 胡俊寶;張振;歐陽鵬 申請(qǐng)(專利權(quán))人 北京清微智能科技有限公司
代理機(jī)構(gòu) 北京索睿邦知識(shí)產(chǎn)權(quán)代理有限公司 代理人 李根
地址 100192 北京市海淀區(qū)寶盛南路1號(hào)院26號(hào)樓2層201
法律狀態(tài) -

摘要

摘要 本發(fā)明提供一種可重構(gòu)芯片的內(nèi)存耦合編譯方法及系統(tǒng),包括:獲取DFG數(shù)據(jù)流圖的周期數(shù);通過映射時(shí)間差獲取所述周期數(shù)的線性轉(zhuǎn)換矢量;判斷是否能通過啟發(fā)式算法獲取所述線性轉(zhuǎn)換矢量的線性數(shù)組,根據(jù)判斷結(jié)果或通過所述當(dāng)前DFG數(shù)據(jù)流圖獲取內(nèi)存映射結(jié)果,獲調(diào)整當(dāng)前DFG數(shù)據(jù)流圖,直到獲取到所述線性數(shù)組為止。本發(fā)明通過對(duì)DFG數(shù)據(jù)流圖中各節(jié)點(diǎn)的調(diào)整,使其滿足可獲取線性數(shù)組的要求,大幅縮減了編譯時(shí)間,用戶的編譯體驗(yàn)感很強(qiáng)。實(shí)用性很高,不僅可用了可重構(gòu)加速芯片,而且對(duì)于可編程器件上都有極高的復(fù)用性。