一種靜態(tài)隨機(jī)存取存儲(chǔ)器時(shí)序控制電路

基本信息

申請(qǐng)?zhí)?/td> CN201410115159.8 申請(qǐng)日 -
公開(公告)號(hào) CN103886895A 公開(公告)日 2014-06-25
申請(qǐng)公布號(hào) CN103886895A 申請(qǐng)公布日 2014-06-25
分類號(hào) G11C11/413(2006.01)I 分類 信息存儲(chǔ);
發(fā)明人 曹華敏;霍宗亮;劉明 申請(qǐng)(專利權(quán))人 寧夏儲(chǔ)芯科技有限公司
代理機(jī)構(gòu) 中科專利商標(biāo)代理有限責(zé)任公司 代理人 中國(guó)科學(xué)院微電子研究所;寧夏儲(chǔ)芯科技有限公司
地址 100083 北京市朝陽(yáng)區(qū)北土城西路3號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種靜態(tài)隨機(jī)存取存儲(chǔ)器時(shí)序控制電路,包括放大器控制電路、譯碼控制電路和預(yù)充控制電路,其中,預(yù)充控制電路由第一反相器、第二反相器、第三反相器以及三輸入或非門構(gòu)成;譯碼控制電路由第四反相器、第五反相器、第六反相器以及第一與非門構(gòu)成;放大器控制電路由第七反相器、第八反相器、第九反相器以及第二與非門構(gòu)成。該電路簡(jiǎn)單有效,易實(shí)現(xiàn),在各種架構(gòu)的SRAM中具有通用性。