PCIE插卡式無(wú)人機(jī)干擾信號(hào)發(fā)生器、干擾方法及相關(guān)設(shè)備
基本信息
申請(qǐng)?zhí)?/td> | CN202110406496.2 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN113114409A | 公開(kāi)(公告)日 | 2021-07-13 |
申請(qǐng)公布號(hào) | CN113114409A | 申請(qǐng)公布日 | 2021-07-13 |
分類號(hào) | H04K3/00(2006.01)I | 分類 | 電通信技術(shù); |
發(fā)明人 | 葉方全;趙永成 | 申請(qǐng)(專利權(quán))人 | 理工全盛(北京)科技有限公司 |
代理機(jī)構(gòu) | 北京清大紫荊知識(shí)產(chǎn)權(quán)代理有限公司 | 代理人 | 彭一波 |
地址 | 100081北京市海淀區(qū)中關(guān)村南大街5號(hào)二區(qū)683棟8層08室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請(qǐng)實(shí)施例中提供了一種PCIE插卡式無(wú)人機(jī)干擾信號(hào)發(fā)生器、干擾方法及相關(guān)設(shè)備,屬于無(wú)人機(jī)技術(shù)領(lǐng)域,所述干擾信號(hào)發(fā)生器包括:PCIE接口數(shù)字電路組件,所述PCIE接口數(shù)字電路組件用于接收PCIE數(shù)據(jù)并通過(guò)內(nèi)部PCIE邏輯轉(zhuǎn)換電路生成波形數(shù)據(jù);數(shù)模轉(zhuǎn)換組件,所述數(shù)模轉(zhuǎn)換組件的輸入端與所述PCIE接口數(shù)字電路組件的輸出端連接,用于接收所述PCIE接口數(shù)字電路組件生成的波形數(shù)據(jù)并產(chǎn)生干擾基帶信號(hào);寬頻調(diào)制組件,所述寬頻調(diào)制組件的輸入端與所述數(shù)模轉(zhuǎn)換組件的輸出端連接,用于將所述干擾基帶信號(hào)調(diào)頻生成干擾信號(hào)。通過(guò)本申請(qǐng)的處理方案,可以生成60Mhz?6Ghz的任意波形的干擾信號(hào)或者通過(guò)內(nèi)部邏輯生成常規(guī)干擾信號(hào),提高了對(duì)無(wú)人機(jī)干擾效果。 |
