嵌入式核心處理模塊及嵌入式設(shè)備
基本信息
申請(qǐng)?zhí)?/td> | CN201920397182.9 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN209343333U | 公開(kāi)(公告)日 | 2019-09-03 |
申請(qǐng)公布號(hào) | CN209343333U | 申請(qǐng)公布日 | 2019-09-03 |
分類(lèi)號(hào) | G06F15/76(2006.01)I | 分類(lèi) | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 魏功賽; 趙魁; 陳巍 | 申請(qǐng)(專利權(quán))人 | 北京科利通技術(shù)有限公司 |
代理機(jī)構(gòu) | 北京超凡志成知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 北京科利通技術(shù)有限公司 |
地址 | 100000 北京市海淀區(qū)中關(guān)村軟件園11號(hào)樓213室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請(qǐng)?zhí)峁┮环N嵌入式核心處理模塊及嵌入式設(shè)備,所述嵌入式核心處理模塊包括:設(shè)置于線路板上的ARM芯片;與所述ARM芯片連接的多個(gè)內(nèi)存顆粒;與所述ARM芯片連接的多個(gè)晶體振蕩器,所述多個(gè)晶體振蕩器用于為所述ARM芯片提供主時(shí)鐘及實(shí)時(shí)時(shí)鐘;設(shè)置于所述線路板上的至少一個(gè)金手指連接器,所述金手指連接器的多個(gè)觸點(diǎn)分別通過(guò)所述線路板上的走線與所述ARM芯片的多個(gè)擴(kuò)展端口連接,所述金手指連接器用于與載板連接。通過(guò)嵌入式核心處理模塊上的金手指連接器實(shí)現(xiàn)嵌入式核心處理模塊與載板的連接,使得使嵌入式核心處理模塊和載板可以分別單獨(dú)更改硬件設(shè)計(jì),而不會(huì)相互影響,產(chǎn)品的更新和設(shè)計(jì)改良可以更加方便。 |
