基于FPGA的邊緣計算設(shè)備
基本信息
申請?zhí)?/td> | CN201922343161.1 | 申請日 | - |
公開(公告)號 | CN211015480U | 公開(公告)日 | 2020-07-14 |
申請公布號 | CN211015480U | 申請公布日 | 2020-07-14 |
分類號 | G06F11/30(2006.01)I;G06F11/14(2006.01)I | 分類 | - |
發(fā)明人 | 徐成;皮廣輝;趙軒博;葛偉民 | 申請(專利權(quán))人 | 深圳市恒揚數(shù)據(jù)股份有限公司 |
代理機(jī)構(gòu) | 深圳中一聯(lián)合知識產(chǎn)權(quán)代理有限公司 | 代理人 | 深圳市恒揚數(shù)據(jù)股份有限公司 |
地址 | 518000廣東省深圳市南山區(qū)粵海街道海天二路14號軟件產(chǎn)業(yè)基地5D座8層 | ||
法律狀態(tài) | - |
摘要
摘要 | 本實用新型屬于邊緣計算技術(shù)領(lǐng)域,涉及一種基于FPGA的邊緣計算設(shè)備,主要包括FPGA模塊、電壓監(jiān)控模塊、FPGA監(jiān)控模塊、存儲模塊和網(wǎng)絡(luò)接口;電壓監(jiān)控模塊被配置為為FPGA模塊供電,并監(jiān)測FPGA模塊的電壓信息;FPGA監(jiān)控模塊被配置為監(jiān)測FPGA模塊的運行狀態(tài),在FPGA模塊的發(fā)生故障時重啟FPGA模塊;存儲模塊被配置為存儲FPGA模塊的初始化程序、運行數(shù)據(jù)和調(diào)試程序;網(wǎng)絡(luò)接口被配置為接收調(diào)試程序和網(wǎng)絡(luò)視頻數(shù)據(jù)并輸入到FPGA模塊。本實用新型存儲空間大,運行速度快,具有電壓監(jiān)控和程序運行監(jiān)控功能,可自動修復(fù)故障,減少維護(hù)成本;同時可以實現(xiàn)功能重構(gòu),根據(jù)客戶需要通過網(wǎng)絡(luò)接口實現(xiàn)程序的升級和調(diào)試,減少開發(fā)成本。?? |
