一種編譯器的代碼優(yōu)化調(diào)度方法

基本信息

申請?zhí)?/td> CN201610159967.3 申請日 -
公開(公告)號(hào) CN105843660A 公開(公告)日 2016-08-10
申請公布號(hào) CN105843660A 申請公布日 2016-08-10
分類號(hào) G06F9/45(2006.01)I 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 吳俊;李涵;任浩琪;張志峰;趙朝興;雷蕾;常睿 申請(專利權(quán))人 合肥乾芯科技有限公司
代理機(jī)構(gòu) 上??剖⒅R(shí)產(chǎn)權(quán)代理有限公司 代理人 同濟(jì)大學(xué);深圳市星海威科技有限公司
地址 200092 上海市楊浦區(qū)四平路1239號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種編譯器的代碼優(yōu)化調(diào)度方法,應(yīng)用于VLIW類型處理器,該方法包括以下步驟:(1)將代碼劃分成基本塊;(2)對每個(gè)基本塊建立數(shù)據(jù)依賴圖,所述的數(shù)據(jù)依賴圖包括多個(gè)結(jié)點(diǎn)和用于連接結(jié)點(diǎn)的邊,所述的結(jié)點(diǎn)表示指令及指令所需要的機(jī)器資源,所述的邊表示指令之間的數(shù)據(jù)相關(guān)性;(3)對代碼進(jìn)行全局調(diào)度;(4)對代碼進(jìn)行拓?fù)渑判?。與現(xiàn)有技術(shù)相比,本發(fā)明具有能更好的適應(yīng)VLIW處理器等優(yōu)點(diǎn)。